CMS 3D CMS Logo

 All Classes Namespaces Files Functions Variables Typedefs Enumerations Enumerator Properties Friends Macros Pages
CSCTFConfigProducer_cfi.py
Go to the documentation of this file.
2 
3 l1CSCTFConfig = cms.ESProducer("CSCTFConfigProducer",
4  registersSP9 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
5  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
6  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
7  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
8  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
9  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
10  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
11  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
12  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
13  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
14  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
15  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
16  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
17  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
18  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
19  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
20  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
21  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
22  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
23  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
24  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
25  'DAT_ETA SP MA 0x000f #',
26  'DAT_ETA SP MA 0x0008 #',
27  'DAT_ETA SP MA 0x0016 #',
28  'DAT_ETA SP MA 0x0016 #',
29  'DAT_ETA SP MA 0x000e #',
30  'DAT_ETA SP MA 0x000e #',
31  'DAT_ETA SP MA 0x000e #',
32  'DAT_ETA SP MA 0x000e #',
33  'DAT_ETA SP MA 0x000a #',
34  'DAT_ETA SP MA 0x0016 #',
35  'DAT_ETA SP MA 0x0008 #',
36  'DAT_ETA SP MA 0x000d #',
37  'DAT_ETA SP MA 0x000e #',
38  'DAT_ETA SP MA 0x0015 #',
39  'DAT_ETA SP MA 0x007f #',
40  'DAT_ETA SP MA 0x007f #',
41  'DAT_ETA SP MA 0x007f #',
42  'DAT_ETA SP MA 0x007f #',
43  'DAT_ETA SP MA 0x007f #',
44  'DAT_ETA SP MA 0x0018 #',
45  'DAT_ETA SP MA 0x0018 #',
46  'DAT_ETA SP MA 0x007f #',
47  'DAT_ETA SP MA 0x0011 #',
48  'DAT_ETA SP MA 0x001b #',
49  'DAT_ETA SP MA 0x001d #',
50  'DAT_ETA SP MA 0x0026 #',
51  'DAT_ETA SP MA 0x0006 #',
52  'DAT_ETA SP MA 0x0006 #',
53  'DAT_ETA SP MA 0x0006 #',
54  'DAT_ETA SP MA 0x0006 #',
55  'DAT_ETA SP MA 0x0006 #',
56  'DAT_ETA SP MA 0x0006 #',
57  'DAT_ETA SP MA 0x0006 #',
58  'DAT_ETA SP MA 0x0040 #',
59  'DAT_ETA SP MA 0x0040 #',
60  'DAT_ETA SP MA 0x0040 #',
61  'DAT_ETA SP MA 0x0040 #',
62  'DAT_ETA SP MA 0x02d0 #',
63  'DAT_ETA SP MA 0x0080 #',
64  'DAT_ETA SP MA 0x003c #',
65  'DAT_ETA SP MA 0x00c8 #',
66  'DAT_ETA SP MA 0x0000 #',
67  'DAT_ETA SP MA 0x07be #',
68  'FIRMWARE SP SP 20100629',
69  'FIRMWARE SP FA 20090521',
70  'FIRMWARE SP DD 20090521',
71  'FIRMWARE SP VM 20090521'),
72  registersSP8 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
73  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
74  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
75  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
76  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
77  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
78  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
79  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
80  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
81  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
82  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
83  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
84  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
85  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
86  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
87  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
88  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
89  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
90  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
91  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
92  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
93  'DAT_ETA SP MA 0x000f #',
94  'DAT_ETA SP MA 0x0008 #',
95  'DAT_ETA SP MA 0x0016 #',
96  'DAT_ETA SP MA 0x0016 #',
97  'DAT_ETA SP MA 0x000e #',
98  'DAT_ETA SP MA 0x000e #',
99  'DAT_ETA SP MA 0x000e #',
100  'DAT_ETA SP MA 0x000e #',
101  'DAT_ETA SP MA 0x000a #',
102  'DAT_ETA SP MA 0x0016 #',
103  'DAT_ETA SP MA 0x0008 #',
104  'DAT_ETA SP MA 0x000d #',
105  'DAT_ETA SP MA 0x000e #',
106  'DAT_ETA SP MA 0x0015 #',
107  'DAT_ETA SP MA 0x007f #',
108  'DAT_ETA SP MA 0x007f #',
109  'DAT_ETA SP MA 0x007f #',
110  'DAT_ETA SP MA 0x007f #',
111  'DAT_ETA SP MA 0x007f #',
112  'DAT_ETA SP MA 0x0018 #',
113  'DAT_ETA SP MA 0x0018 #',
114  'DAT_ETA SP MA 0x007f #',
115  'DAT_ETA SP MA 0x0011 #',
116  'DAT_ETA SP MA 0x001b #',
117  'DAT_ETA SP MA 0x001d #',
118  'DAT_ETA SP MA 0x0026 #',
119  'DAT_ETA SP MA 0x0006 #',
120  'DAT_ETA SP MA 0x0006 #',
121  'DAT_ETA SP MA 0x0006 #',
122  'DAT_ETA SP MA 0x0006 #',
123  'DAT_ETA SP MA 0x0006 #',
124  'DAT_ETA SP MA 0x0006 #',
125  'DAT_ETA SP MA 0x0006 #',
126  'DAT_ETA SP MA 0x0040 #',
127  'DAT_ETA SP MA 0x0040 #',
128  'DAT_ETA SP MA 0x0040 #',
129  'DAT_ETA SP MA 0x0040 #',
130  'DAT_ETA SP MA 0x02d0 #',
131  'DAT_ETA SP MA 0x0080 #',
132  'DAT_ETA SP MA 0x003c #',
133  'DAT_ETA SP MA 0x00c8 #',
134  'DAT_ETA SP MA 0x0000 #',
135  'DAT_ETA SP MA 0x07be #',
136  'FIRMWARE SP SP 20100629',
137  'FIRMWARE SP FA 20090521',
138  'FIRMWARE SP DD 20090521',
139  'FIRMWARE SP VM 20090521'),
140  registersSP1 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
141  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
142  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
143  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
144  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
145  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
146  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
147  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
148  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
149  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
150  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
151  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
152  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
153  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
154  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
155  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
156  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
157  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
158  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
159  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
160  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
161  'DAT_ETA SP MA 0x000f #',
162  'DAT_ETA SP MA 0x0008 #',
163  'DAT_ETA SP MA 0x0016 #',
164  'DAT_ETA SP MA 0x0016 #',
165  'DAT_ETA SP MA 0x000e #',
166  'DAT_ETA SP MA 0x000e #',
167  'DAT_ETA SP MA 0x000e #',
168  'DAT_ETA SP MA 0x000e #',
169  'DAT_ETA SP MA 0x000a #',
170  'DAT_ETA SP MA 0x0016 #',
171  'DAT_ETA SP MA 0x0008 #',
172  'DAT_ETA SP MA 0x000d #',
173  'DAT_ETA SP MA 0x000e #',
174  'DAT_ETA SP MA 0x0015 #',
175  'DAT_ETA SP MA 0x007f #',
176  'DAT_ETA SP MA 0x007f #',
177  'DAT_ETA SP MA 0x007f #',
178  'DAT_ETA SP MA 0x007f #',
179  'DAT_ETA SP MA 0x007f #',
180  'DAT_ETA SP MA 0x0018 #',
181  'DAT_ETA SP MA 0x0018 #',
182  'DAT_ETA SP MA 0x007f #',
183  'DAT_ETA SP MA 0x0011 #',
184  'DAT_ETA SP MA 0x001b #',
185  'DAT_ETA SP MA 0x001d #',
186  'DAT_ETA SP MA 0x0026 #',
187  'DAT_ETA SP MA 0x0006 #',
188  'DAT_ETA SP MA 0x0006 #',
189  'DAT_ETA SP MA 0x0006 #',
190  'DAT_ETA SP MA 0x0006 #',
191  'DAT_ETA SP MA 0x0006 #',
192  'DAT_ETA SP MA 0x0006 #',
193  'DAT_ETA SP MA 0x0006 #',
194  'DAT_ETA SP MA 0x0040 #',
195  'DAT_ETA SP MA 0x0040 #',
196  'DAT_ETA SP MA 0x0040 #',
197  'DAT_ETA SP MA 0x0040 #',
198  'DAT_ETA SP MA 0x02d0 #',
199  'DAT_ETA SP MA 0x0080 #',
200  'DAT_ETA SP MA 0x003c #',
201  'DAT_ETA SP MA 0x00c8 #',
202  'DAT_ETA SP MA 0x0000 #',
203  'DAT_ETA SP MA 0x07be #',
204  'FIRMWARE SP SP 20100629',
205  'FIRMWARE SP FA 20090521',
206  'FIRMWARE SP DD 20090521',
207  'FIRMWARE SP VM 20090521'),
208  registersSP3 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
209  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
210  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
211  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
212  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
213  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
214  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
215  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
216  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
217  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
218  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
219  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
220  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
221  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
222  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
223  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
224  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
225  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
226  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
227  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
228  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
229  'DAT_ETA SP MA 0x000f #',
230  'DAT_ETA SP MA 0x0008 #',
231  'DAT_ETA SP MA 0x0016 #',
232  'DAT_ETA SP MA 0x0016 #',
233  'DAT_ETA SP MA 0x000e #',
234  'DAT_ETA SP MA 0x000e #',
235  'DAT_ETA SP MA 0x000e #',
236  'DAT_ETA SP MA 0x000e #',
237  'DAT_ETA SP MA 0x000a #',
238  'DAT_ETA SP MA 0x0016 #',
239  'DAT_ETA SP MA 0x0008 #',
240  'DAT_ETA SP MA 0x000d #',
241  'DAT_ETA SP MA 0x000e #',
242  'DAT_ETA SP MA 0x0015 #',
243  'DAT_ETA SP MA 0x007f #',
244  'DAT_ETA SP MA 0x007f #',
245  'DAT_ETA SP MA 0x007f #',
246  'DAT_ETA SP MA 0x007f #',
247  'DAT_ETA SP MA 0x007f #',
248  'DAT_ETA SP MA 0x0018 #',
249  'DAT_ETA SP MA 0x0018 #',
250  'DAT_ETA SP MA 0x007f #',
251  'DAT_ETA SP MA 0x0011 #',
252  'DAT_ETA SP MA 0x001b #',
253  'DAT_ETA SP MA 0x001d #',
254  'DAT_ETA SP MA 0x0026 #',
255  'DAT_ETA SP MA 0x0006 #',
256  'DAT_ETA SP MA 0x0006 #',
257  'DAT_ETA SP MA 0x0006 #',
258  'DAT_ETA SP MA 0x0006 #',
259  'DAT_ETA SP MA 0x0006 #',
260  'DAT_ETA SP MA 0x0006 #',
261  'DAT_ETA SP MA 0x0006 #',
262  'DAT_ETA SP MA 0x0040 #',
263  'DAT_ETA SP MA 0x0040 #',
264  'DAT_ETA SP MA 0x0040 #',
265  'DAT_ETA SP MA 0x0040 #',
266  'DAT_ETA SP MA 0x02d0 #',
267  'DAT_ETA SP MA 0x0080 #',
268  'DAT_ETA SP MA 0x003c #',
269  'DAT_ETA SP MA 0x00c8 #',
270  'DAT_ETA SP MA 0x0000 #',
271  'DAT_ETA SP MA 0x07be #',
272  'FIRMWARE SP SP 20100629',
273  'FIRMWARE SP FA 20090521',
274  'FIRMWARE SP DD 20090521',
275  'FIRMWARE SP VM 20090521'),
276  registersSP2 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
277  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
278  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
279  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
280  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
281  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
282  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
283  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
284  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
285  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
286  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
287  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
288  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
289  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
290  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
291  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
292  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
293  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
294  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
295  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
296  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
297  'DAT_ETA SP MA 0x000f #',
298  'DAT_ETA SP MA 0x0008 #',
299  'DAT_ETA SP MA 0x0016 #',
300  'DAT_ETA SP MA 0x0016 #',
301  'DAT_ETA SP MA 0x000e #',
302  'DAT_ETA SP MA 0x000e #',
303  'DAT_ETA SP MA 0x000e #',
304  'DAT_ETA SP MA 0x000e #',
305  'DAT_ETA SP MA 0x000a #',
306  'DAT_ETA SP MA 0x0016 #',
307  'DAT_ETA SP MA 0x0008 #',
308  'DAT_ETA SP MA 0x000d #',
309  'DAT_ETA SP MA 0x000e #',
310  'DAT_ETA SP MA 0x0015 #',
311  'DAT_ETA SP MA 0x007f #',
312  'DAT_ETA SP MA 0x007f #',
313  'DAT_ETA SP MA 0x007f #',
314  'DAT_ETA SP MA 0x007f #',
315  'DAT_ETA SP MA 0x007f #',
316  'DAT_ETA SP MA 0x0018 #',
317  'DAT_ETA SP MA 0x0018 #',
318  'DAT_ETA SP MA 0x007f #',
319  'DAT_ETA SP MA 0x0011 #',
320  'DAT_ETA SP MA 0x001b #',
321  'DAT_ETA SP MA 0x001d #',
322  'DAT_ETA SP MA 0x0026 #',
323  'DAT_ETA SP MA 0x0006 #',
324  'DAT_ETA SP MA 0x0006 #',
325  'DAT_ETA SP MA 0x0006 #',
326  'DAT_ETA SP MA 0x0006 #',
327  'DAT_ETA SP MA 0x0006 #',
328  'DAT_ETA SP MA 0x0006 #',
329  'DAT_ETA SP MA 0x0006 #',
330  'DAT_ETA SP MA 0x0040 #',
331  'DAT_ETA SP MA 0x0040 #',
332  'DAT_ETA SP MA 0x0040 #',
333  'DAT_ETA SP MA 0x0040 #',
334  'DAT_ETA SP MA 0x02d0 #',
335  'DAT_ETA SP MA 0x0080 #',
336  'DAT_ETA SP MA 0x003c #',
337  'DAT_ETA SP MA 0x00c8 #',
338  'DAT_ETA SP MA 0x0000 #',
339  'DAT_ETA SP MA 0x07be #',
340  'FIRMWARE SP SP 20100629',
341  'FIRMWARE SP FA 20090521',
342  'FIRMWARE SP DD 20090521',
343  'FIRMWARE SP VM 20090521'),
344  registersSP5 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
345  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
346  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
347  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
348  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
349  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
350  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
351  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
352  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
353  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
354  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
355  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
356  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
357  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
358  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
359  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
360  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
361  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
362  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
363  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
364  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
365  'DAT_ETA SP MA 0x000f #',
366  'DAT_ETA SP MA 0x0008 #',
367  'DAT_ETA SP MA 0x0016 #',
368  'DAT_ETA SP MA 0x0016 #',
369  'DAT_ETA SP MA 0x000e #',
370  'DAT_ETA SP MA 0x000e #',
371  'DAT_ETA SP MA 0x000e #',
372  'DAT_ETA SP MA 0x000e #',
373  'DAT_ETA SP MA 0x000a #',
374  'DAT_ETA SP MA 0x0016 #',
375  'DAT_ETA SP MA 0x0008 #',
376  'DAT_ETA SP MA 0x000d #',
377  'DAT_ETA SP MA 0x000e #',
378  'DAT_ETA SP MA 0x0015 #',
379  'DAT_ETA SP MA 0x007f #',
380  'DAT_ETA SP MA 0x007f #',
381  'DAT_ETA SP MA 0x007f #',
382  'DAT_ETA SP MA 0x007f #',
383  'DAT_ETA SP MA 0x007f #',
384  'DAT_ETA SP MA 0x0018 #',
385  'DAT_ETA SP MA 0x0018 #',
386  'DAT_ETA SP MA 0x007f #',
387  'DAT_ETA SP MA 0x0011 #',
388  'DAT_ETA SP MA 0x001b #',
389  'DAT_ETA SP MA 0x001d #',
390  'DAT_ETA SP MA 0x0026 #',
391  'DAT_ETA SP MA 0x0006 #',
392  'DAT_ETA SP MA 0x0006 #',
393  'DAT_ETA SP MA 0x0006 #',
394  'DAT_ETA SP MA 0x0006 #',
395  'DAT_ETA SP MA 0x0006 #',
396  'DAT_ETA SP MA 0x0006 #',
397  'DAT_ETA SP MA 0x0006 #',
398  'DAT_ETA SP MA 0x0040 #',
399  'DAT_ETA SP MA 0x0040 #',
400  'DAT_ETA SP MA 0x0040 #',
401  'DAT_ETA SP MA 0x0040 #',
402  'DAT_ETA SP MA 0x02d0 #',
403  'DAT_ETA SP MA 0x0080 #',
404  'DAT_ETA SP MA 0x003c #',
405  'DAT_ETA SP MA 0x00c8 #',
406  'DAT_ETA SP MA 0x0000 #',
407  'DAT_ETA SP MA 0x07be #',
408  'FIRMWARE SP SP 20100629',
409  'FIRMWARE SP FA 20090521',
410  'FIRMWARE SP DD 20090521',
411  'FIRMWARE SP VM 20090521'),
412  registersSP4 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
413  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
414  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
415  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
416  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
417  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
418  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
419  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
420  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
421  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
422  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
423  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
424  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
425  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
426  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
427  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
428  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
429  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
430  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
431  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
432  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
433  'DAT_ETA SP MA 0x000f #',
434  'DAT_ETA SP MA 0x0008 #',
435  'DAT_ETA SP MA 0x0016 #',
436  'DAT_ETA SP MA 0x0016 #',
437  'DAT_ETA SP MA 0x000e #',
438  'DAT_ETA SP MA 0x000e #',
439  'DAT_ETA SP MA 0x000e #',
440  'DAT_ETA SP MA 0x000e #',
441  'DAT_ETA SP MA 0x000a #',
442  'DAT_ETA SP MA 0x0016 #',
443  'DAT_ETA SP MA 0x0008 #',
444  'DAT_ETA SP MA 0x000d #',
445  'DAT_ETA SP MA 0x000e #',
446  'DAT_ETA SP MA 0x0015 #',
447  'DAT_ETA SP MA 0x007f #',
448  'DAT_ETA SP MA 0x007f #',
449  'DAT_ETA SP MA 0x007f #',
450  'DAT_ETA SP MA 0x007f #',
451  'DAT_ETA SP MA 0x007f #',
452  'DAT_ETA SP MA 0x0018 #',
453  'DAT_ETA SP MA 0x0018 #',
454  'DAT_ETA SP MA 0x007f #',
455  'DAT_ETA SP MA 0x0011 #',
456  'DAT_ETA SP MA 0x001b #',
457  'DAT_ETA SP MA 0x001d #',
458  'DAT_ETA SP MA 0x0026 #',
459  'DAT_ETA SP MA 0x0006 #',
460  'DAT_ETA SP MA 0x0006 #',
461  'DAT_ETA SP MA 0x0006 #',
462  'DAT_ETA SP MA 0x0006 #',
463  'DAT_ETA SP MA 0x0006 #',
464  'DAT_ETA SP MA 0x0006 #',
465  'DAT_ETA SP MA 0x0006 #',
466  'DAT_ETA SP MA 0x0040 #',
467  'DAT_ETA SP MA 0x0040 #',
468  'DAT_ETA SP MA 0x0040 #',
469  'DAT_ETA SP MA 0x0040 #',
470  'DAT_ETA SP MA 0x02d0 #',
471  'DAT_ETA SP MA 0x0080 #',
472  'DAT_ETA SP MA 0x003c #',
473  'DAT_ETA SP MA 0x00c8 #',
474  'DAT_ETA SP MA 0x0000 #',
475  'DAT_ETA SP MA 0x07be #',
476  'FIRMWARE SP SP 20100629',
477  'FIRMWARE SP FA 20090521',
478  'FIRMWARE SP DD 20090521',
479  'FIRMWARE SP VM 20090521'),
480  registersSP7 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
481  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
482  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
483  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
484  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
485  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
486  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
487  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
488  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
489  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
490  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
491  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
492  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
493  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
494  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
495  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
496  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
497  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
498  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
499  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
500  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
501  'DAT_ETA SP MA 0x000f #',
502  'DAT_ETA SP MA 0x0008 #',
503  'DAT_ETA SP MA 0x0016 #',
504  'DAT_ETA SP MA 0x0016 #',
505  'DAT_ETA SP MA 0x000e #',
506  'DAT_ETA SP MA 0x000e #',
507  'DAT_ETA SP MA 0x000e #',
508  'DAT_ETA SP MA 0x000e #',
509  'DAT_ETA SP MA 0x000a #',
510  'DAT_ETA SP MA 0x0016 #',
511  'DAT_ETA SP MA 0x0008 #',
512  'DAT_ETA SP MA 0x000d #',
513  'DAT_ETA SP MA 0x000e #',
514  'DAT_ETA SP MA 0x0015 #',
515  'DAT_ETA SP MA 0x007f #',
516  'DAT_ETA SP MA 0x007f #',
517  'DAT_ETA SP MA 0x007f #',
518  'DAT_ETA SP MA 0x007f #',
519  'DAT_ETA SP MA 0x007f #',
520  'DAT_ETA SP MA 0x0018 #',
521  'DAT_ETA SP MA 0x0018 #',
522  'DAT_ETA SP MA 0x007f #',
523  'DAT_ETA SP MA 0x0011 #',
524  'DAT_ETA SP MA 0x001b #',
525  'DAT_ETA SP MA 0x001d #',
526  'DAT_ETA SP MA 0x0026 #',
527  'DAT_ETA SP MA 0x0006 #',
528  'DAT_ETA SP MA 0x0006 #',
529  'DAT_ETA SP MA 0x0006 #',
530  'DAT_ETA SP MA 0x0006 #',
531  'DAT_ETA SP MA 0x0006 #',
532  'DAT_ETA SP MA 0x0006 #',
533  'DAT_ETA SP MA 0x0006 #',
534  'DAT_ETA SP MA 0x0040 #',
535  'DAT_ETA SP MA 0x0040 #',
536  'DAT_ETA SP MA 0x0040 #',
537  'DAT_ETA SP MA 0x0040 #',
538  'DAT_ETA SP MA 0x02d0 #',
539  'DAT_ETA SP MA 0x0080 #',
540  'DAT_ETA SP MA 0x003c #',
541  'DAT_ETA SP MA 0x00c8 #',
542  'DAT_ETA SP MA 0x0000 #',
543  'DAT_ETA SP MA 0x07be #',
544  'FIRMWARE SP SP 20100629',
545  'FIRMWARE SP FA 20090521',
546  'FIRMWARE SP DD 20090521',
547  'FIRMWARE SP VM 20090521'),
548  registersSP6 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
549  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
550  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
551  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
552  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
553  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
554  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
555  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
556  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
557  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
558  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
559  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
560  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
561  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
562  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
563  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
564  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
565  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
566  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
567  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
568  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
569  'DAT_ETA SP MA 0x000f #',
570  'DAT_ETA SP MA 0x0008 #',
571  'DAT_ETA SP MA 0x0016 #',
572  'DAT_ETA SP MA 0x0016 #',
573  'DAT_ETA SP MA 0x000e #',
574  'DAT_ETA SP MA 0x000e #',
575  'DAT_ETA SP MA 0x000e #',
576  'DAT_ETA SP MA 0x000e #',
577  'DAT_ETA SP MA 0x000a #',
578  'DAT_ETA SP MA 0x0016 #',
579  'DAT_ETA SP MA 0x0008 #',
580  'DAT_ETA SP MA 0x000d #',
581  'DAT_ETA SP MA 0x000e #',
582  'DAT_ETA SP MA 0x0015 #',
583  'DAT_ETA SP MA 0x007f #',
584  'DAT_ETA SP MA 0x007f #',
585  'DAT_ETA SP MA 0x007f #',
586  'DAT_ETA SP MA 0x007f #',
587  'DAT_ETA SP MA 0x007f #',
588  'DAT_ETA SP MA 0x0018 #',
589  'DAT_ETA SP MA 0x0018 #',
590  'DAT_ETA SP MA 0x007f #',
591  'DAT_ETA SP MA 0x0011 #',
592  'DAT_ETA SP MA 0x001b #',
593  'DAT_ETA SP MA 0x001d #',
594  'DAT_ETA SP MA 0x0026 #',
595  'DAT_ETA SP MA 0x0006 #',
596  'DAT_ETA SP MA 0x0006 #',
597  'DAT_ETA SP MA 0x0006 #',
598  'DAT_ETA SP MA 0x0006 #',
599  'DAT_ETA SP MA 0x0006 #',
600  'DAT_ETA SP MA 0x0006 #',
601  'DAT_ETA SP MA 0x0006 #',
602  'DAT_ETA SP MA 0x0040 #',
603  'DAT_ETA SP MA 0x0040 #',
604  'DAT_ETA SP MA 0x0040 #',
605  'DAT_ETA SP MA 0x0040 #',
606  'DAT_ETA SP MA 0x02d0 #',
607  'DAT_ETA SP MA 0x0080 #',
608  'DAT_ETA SP MA 0x003c #',
609  'DAT_ETA SP MA 0x00c8 #',
610  'DAT_ETA SP MA 0x0000 #',
611  'DAT_ETA SP MA 0x07be #',
612  'FIRMWARE SP SP 20100629',
613  'FIRMWARE SP FA 20090521',
614  'FIRMWARE SP DD 20090521',
615  'FIRMWARE SP VM 20090521'),
616  registersSP11 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
617  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
618  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
619  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
620  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
621  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
622  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
623  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
624  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
625  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
626  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
627  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
628  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
629  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
630  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
631  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
632  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
633  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
634  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
635  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
636  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
637  'DAT_ETA SP MA 0x000f #',
638  'DAT_ETA SP MA 0x0008 #',
639  'DAT_ETA SP MA 0x0016 #',
640  'DAT_ETA SP MA 0x0016 #',
641  'DAT_ETA SP MA 0x000e #',
642  'DAT_ETA SP MA 0x000e #',
643  'DAT_ETA SP MA 0x000e #',
644  'DAT_ETA SP MA 0x000e #',
645  'DAT_ETA SP MA 0x000a #',
646  'DAT_ETA SP MA 0x0016 #',
647  'DAT_ETA SP MA 0x0008 #',
648  'DAT_ETA SP MA 0x000d #',
649  'DAT_ETA SP MA 0x000e #',
650  'DAT_ETA SP MA 0x0015 #',
651  'DAT_ETA SP MA 0x007f #',
652  'DAT_ETA SP MA 0x007f #',
653  'DAT_ETA SP MA 0x007f #',
654  'DAT_ETA SP MA 0x007f #',
655  'DAT_ETA SP MA 0x007f #',
656  'DAT_ETA SP MA 0x0018 #',
657  'DAT_ETA SP MA 0x0018 #',
658  'DAT_ETA SP MA 0x007f #',
659  'DAT_ETA SP MA 0x0011 #',
660  'DAT_ETA SP MA 0x001b #',
661  'DAT_ETA SP MA 0x001d #',
662  'DAT_ETA SP MA 0x0026 #',
663  'DAT_ETA SP MA 0x0006 #',
664  'DAT_ETA SP MA 0x0006 #',
665  'DAT_ETA SP MA 0x0006 #',
666  'DAT_ETA SP MA 0x0006 #',
667  'DAT_ETA SP MA 0x0006 #',
668  'DAT_ETA SP MA 0x0006 #',
669  'DAT_ETA SP MA 0x0006 #',
670  'DAT_ETA SP MA 0x0040 #',
671  'DAT_ETA SP MA 0x0040 #',
672  'DAT_ETA SP MA 0x0040 #',
673  'DAT_ETA SP MA 0x0040 #',
674  'DAT_ETA SP MA 0x02d0 #',
675  'DAT_ETA SP MA 0x0080 #',
676  'DAT_ETA SP MA 0x003c #',
677  'DAT_ETA SP MA 0x00c8 #',
678  'DAT_ETA SP MA 0x0000 #',
679  'DAT_ETA SP MA 0x07be #',
680  'FIRMWARE SP SP 20100629',
681  'FIRMWARE SP FA 20090521',
682  'FIRMWARE SP DD 20090521',
683  'FIRMWARE SP VM 20090521'),
684  registersSP10 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
685  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
686  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
687  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
688  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
689  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
690  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
691  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
692  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
693  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
694  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
695  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
696  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
697  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
698  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
699  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
700  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
701  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
702  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
703  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
704  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
705  'DAT_ETA SP MA 0x000f #',
706  'DAT_ETA SP MA 0x0008 #',
707  'DAT_ETA SP MA 0x0016 #',
708  'DAT_ETA SP MA 0x0016 #',
709  'DAT_ETA SP MA 0x000e #',
710  'DAT_ETA SP MA 0x000e #',
711  'DAT_ETA SP MA 0x000e #',
712  'DAT_ETA SP MA 0x000e #',
713  'DAT_ETA SP MA 0x000a #',
714  'DAT_ETA SP MA 0x0016 #',
715  'DAT_ETA SP MA 0x0008 #',
716  'DAT_ETA SP MA 0x000d #',
717  'DAT_ETA SP MA 0x000e #',
718  'DAT_ETA SP MA 0x0015 #',
719  'DAT_ETA SP MA 0x007f #',
720  'DAT_ETA SP MA 0x007f #',
721  'DAT_ETA SP MA 0x007f #',
722  'DAT_ETA SP MA 0x007f #',
723  'DAT_ETA SP MA 0x007f #',
724  'DAT_ETA SP MA 0x0018 #',
725  'DAT_ETA SP MA 0x0018 #',
726  'DAT_ETA SP MA 0x007f #',
727  'DAT_ETA SP MA 0x0011 #',
728  'DAT_ETA SP MA 0x001b #',
729  'DAT_ETA SP MA 0x001d #',
730  'DAT_ETA SP MA 0x0026 #',
731  'DAT_ETA SP MA 0x0006 #',
732  'DAT_ETA SP MA 0x0006 #',
733  'DAT_ETA SP MA 0x0006 #',
734  'DAT_ETA SP MA 0x0006 #',
735  'DAT_ETA SP MA 0x0006 #',
736  'DAT_ETA SP MA 0x0006 #',
737  'DAT_ETA SP MA 0x0006 #',
738  'DAT_ETA SP MA 0x0040 #',
739  'DAT_ETA SP MA 0x0040 #',
740  'DAT_ETA SP MA 0x0040 #',
741  'DAT_ETA SP MA 0x0040 #',
742  'DAT_ETA SP MA 0x02d0 #',
743  'DAT_ETA SP MA 0x0080 #',
744  'DAT_ETA SP MA 0x003c #',
745  'DAT_ETA SP MA 0x00c8 #',
746  'DAT_ETA SP MA 0x0000 #',
747  'DAT_ETA SP MA 0x07be #',
748  'FIRMWARE SP SP 20100629',
749  'FIRMWARE SP FA 20090521',
750  'FIRMWARE SP DD 20090521',
751  'FIRMWARE SP VM 20090521'),
752  registersSP12 = cms.vstring('CSR_LQE F1 M1 0xFFFF # Allow LCT of any quality',
753  'CSR_LQE F1 M2 0xFFFF # Allow LCT of any quality',
754  'CSR_LQE F1 M3 0xFFFF # Allow LCT of any quality',
755  'CSR_LQE F2 M1 0xFFFF # Allow LCT of any quality',
756  'CSR_LQE F2 M2 0xFFFF # Allow LCT of any quality',
757  'CSR_LQE F2 M3 0xFFFF # Allow LCT of any quality',
758  'CSR_LQE F3 M1 0xFFFF # Allow LCT of any quality',
759  'CSR_LQE F3 M2 0xFFFF # Allow LCT of any quality',
760  'CSR_LQE F3 M3 0xFFFF # Allow LCT of any quality',
761  'CSR_LQE F4 M1 0xFFFF # Allow LCT of any quality',
762  'CSR_LQE F4 M2 0xFFFF # Allow LCT of any quality',
763  'CSR_LQE F4 M3 0xFFFF # Allow LCT of any quality',
764  'CSR_LQE F5 M1 0xFFFF # Allow LCT of any quality',
765  'CSR_LQE F5 M2 0xFFFF # Allow LCT of any quality',
766  'CSR_LQE F5 M3 0xFFFF # Allow LCT of any quality',
767  'CSR_KFL SP MA 0x0000 # Kill no fiber link',
768  'CSR_REQ SP MA 0x8003 # Triggering on singles in ME1 only and running the core',
769  'DAT_FTR SP MA 0xFF # Charge Quality and Rank of fake track, produced from singles',
770  'CSR_SFC SP MA 0x1000 # Output muon pT to spy on',
771  'CSR_SCC SP MA 0x02e2 # Core settings Pre-Trigger=2, DT input to core, WPHI on, Halo delay=2, BXA=2',
772  'CNT_ETA SP MA 0x0 # Reset ETA counter to set EtaMin, EtaMax, and EtaWin',
773  'DAT_ETA SP MA 0x000f #',
774  'DAT_ETA SP MA 0x0008 #',
775  'DAT_ETA SP MA 0x0016 #',
776  'DAT_ETA SP MA 0x0016 #',
777  'DAT_ETA SP MA 0x000e #',
778  'DAT_ETA SP MA 0x000e #',
779  'DAT_ETA SP MA 0x000e #',
780  'DAT_ETA SP MA 0x000e #',
781  'DAT_ETA SP MA 0x000a #',
782  'DAT_ETA SP MA 0x0016 #',
783  'DAT_ETA SP MA 0x0008 #',
784  'DAT_ETA SP MA 0x000d #',
785  'DAT_ETA SP MA 0x000e #',
786  'DAT_ETA SP MA 0x0015 #',
787  'DAT_ETA SP MA 0x007f #',
788  'DAT_ETA SP MA 0x007f #',
789  'DAT_ETA SP MA 0x007f #',
790  'DAT_ETA SP MA 0x007f #',
791  'DAT_ETA SP MA 0x007f #',
792  'DAT_ETA SP MA 0x0018 #',
793  'DAT_ETA SP MA 0x0018 #',
794  'DAT_ETA SP MA 0x007f #',
795  'DAT_ETA SP MA 0x0011 #',
796  'DAT_ETA SP MA 0x001b #',
797  'DAT_ETA SP MA 0x001d #',
798  'DAT_ETA SP MA 0x0026 #',
799  'DAT_ETA SP MA 0x0006 #',
800  'DAT_ETA SP MA 0x0006 #',
801  'DAT_ETA SP MA 0x0006 #',
802  'DAT_ETA SP MA 0x0006 #',
803  'DAT_ETA SP MA 0x0006 #',
804  'DAT_ETA SP MA 0x0006 #',
805  'DAT_ETA SP MA 0x0006 #',
806  'DAT_ETA SP MA 0x0040 #',
807  'DAT_ETA SP MA 0x0040 #',
808  'DAT_ETA SP MA 0x0040 #',
809  'DAT_ETA SP MA 0x0040 #',
810  'DAT_ETA SP MA 0x02d0 #',
811  'DAT_ETA SP MA 0x0080 #',
812  'DAT_ETA SP MA 0x003c #',
813  'DAT_ETA SP MA 0x00c8 #',
814  'DAT_ETA SP MA 0x0000 #',
815  'DAT_ETA SP MA 0x07be #',
816  'FIRMWARE SP SP 20100629',
817  'FIRMWARE SP FA 20090521',
818  'FIRMWARE SP DD 20090521',
819  'FIRMWARE SP VM 20090521'),
820 # ptLUT_path = cms.string('/afs/cern.ch/cms/MUON/csc/fast1/track_finder/luts/CMSSW_1_6_0/PtLUT.dat'),
821  ptLUT_path = cms.string('PtLUT_version4.dat'),
822  alignment = cms.vdouble(0.0, 0.0, 0.0, 0.0, 0.0,
823  0.0, 0.0, 0.0, 0.0, 0.0,
824  0.0, 0.0, 0.0, 0.0, 0.0,
825  0.0)
826 )
827 
828